English  |  正體中文  |  简体中文  |  总笔数 :0  
造访人次 :  52273342    在线人数 :  794
教育部委托研究计画      计画执行:国立台湾大学图书馆
 
臺灣學術機構典藏系統 (Taiwan Academic Institutional Repository, TAIR)
关于TAIR

浏览

消息

著作权

相关连结

"c f wu"的相关文件

回到依作者浏览
依题名排序 依日期排序

显示项目 21-35 / 35 (共1页)
1 
每页显示[10|25|50]项目

机构 日期 题名 作者
國立中山大學 2000 A low-cost quadrature decoder/counter interface integrated circuit for AC induction motor server control C.C. Wang;P.M. Lee;Y.L. Tseng;C.F. Wu
國立中山大學 1999-09 In-sawing-lane multi-level BIST for known good dies of LCD drivers C.C. Wang;C.F. Wu;S.H. Chen;C.H. Kao
國立中山大學 1999-09 A real chip used in low-cost testing modules for liquid crystal display drivers C.C. Wang;C.F. Wu;S.H. Chen;C.H. Kao
國立中山大學 1999-07 A low-power high-speed dynamic PLA circuit configuration for single-clock CMOS C.C. Wang;C.F. Wu; R.T. Hwang;C.H. Kao
國立中山大學 1999-06 A chip design of radix-4/2 64b/32b signed and usigned integer divider using COMPASS cell library C.C. Wang;C.J. Huang;G.C. Lin;C.F. Wu
國立中山大學 1999-05 Cell-based implementation of a mixed-radix-8/4/2 64b/32b signed integer divider using COMPASS cell library C.C. Wang;I.Y. Chang;C.F. Wu
國立中山大學 1999-01 Dynamic NOR-NOR PLA Design with IDDQ Testability C.F. Wu;C.C. Wang;R.T. Hwang;C.H. Kao
國立中山大學 1999 In-sawing-lane multi-level BIST for known good dies of LCD drivers C.C. Wang;C.F. Wu;S.H. Chen;C.H. Kao
國立中山大學 1999 Dynamic NOR-NOR PLA Design with IDDQ Testability C.F. Wu;C.C. Wang;R.T. Hwang;C.H. Kao
國立中山大學 1999 A low-power high-speed dynamic PLA circuit configuration for single-clock CMOS C.C. Wang;C.F. Wu;R.T. Hwang;C.H. Kao
國立中山大學 1998-11 1 GHz 64-bit High-Speed Comparator Using ANT Dynamic Logic with Two-Phase Clocking C.C. Wang;C.F. Wu;K.C. Tsai
國立中山大學 1998-06 Design of single-ended SRAM with high test coverage and short test time C.F. Wu;C.C. Wang;R.T. Hwang;C.H. Kao
國立中山大學 1998-04 Design of fast dynamic CMOS comparators with fewer transistor count C.F. Wu;C.C. Wang;Y.L. Tseng;C.H. Kao
國立中山大學 1997-12 A low-power and high-speed dynmaic PLA circuit configurationfor single-clock CMOS C.C. Wang;C.F. Wu;R.T. Hwang;C.H. Kao
國立中山大學 1997-09 IDDQ testable configuration for PLAs by transformation into inverters C.F. Wu;C.C. Wang;R.T. Hwang;C.H. Kao

显示项目 21-35 / 35 (共1页)
1 
每页显示[10|25|50]项目