|
English
|
正體中文
|
简体中文
|
總筆數 :0
|
|
造訪人次 :
52926785
線上人數 :
718
教育部委託研究計畫 計畫執行:國立臺灣大學圖書館
|
|
|
"lu liang hung"的相關文件
顯示項目 21-30 / 60 (共6頁) << < 1 2 3 4 5 6 > >> 每頁顯示[10|25|50]項目
| 國立臺灣大學 |
2008 |
An image-band-rejection technique for error detection of on-chip quadrature phases
|
Lai, Li-Shin; Hsieh, Hsieh-Hung; Lu, Liang-Hung |
| 國立臺灣大學 |
2007 |
A 16-GHz triple-modulus phase-switching prescaler and its application to a 15-GHz frequency synthesizer in 0.18-μm CMOS
|
Peng, Yu-Hsun; Lu, Liang-Hung |
| 國立臺灣大學 |
2007 |
A high-performance CMOS voltage-controlled oscillator for ultra-low-voltage operations
|
Hsieh, Hsieh-Hung; Lu, Liang-Hung |
| 國立臺灣大學 |
2007 |
A 15/30-GHz Dual-Band Multiphase Voltage-Controlled Oscillator in 0.18- μm CMOS
|
Hsieh, Hsieh-Hung; Hsu, Ying-Chih; Lu, Liang-Hung |
| 國立臺灣大學 |
2007 |
An ultra-wideband distributed active mixer MMIC in 0.18-μm CMOS technology
|
Wu, Chong-Ru; Hsieh, Hsieh-Hung; Lu, Liang-Hung |
| 國立臺灣大學 |
2007 |
A Ku-Band Frequency Synthesizer in 0.18-μm CMOS Technology
|
Peng, Yu-Hsun; Lu, Liang-Hung |
| 國立臺灣大學 |
2007 |
A 10-Gb/s inductorless CMOS limiting amplifier with third-order interleaving active feedback
|
Huang, Huei-Yan; Chien, Jun-Chau; Lu, Liang-Hung |
| 國立臺灣大學 |
2007 |
A compact quadrature hybrid MMIC using CMOS active inductors
|
Hsieh, Hsieh-Hung; Liao, Yu-Te; Lu, Liang-Hung |
| 國立臺灣大學 |
2007 |
Design of ultra-low-voltage RF frontends with complementary current-reused architectures
|
Hsieh, Hsieh-Hung; Lu, Liang-Hung |
| 國立臺灣大學 |
2007 |
A 20-Gb/s 1:2 Demultiplexer with capacitive-splitting current-mode-logic latches
|
Chien, Jun-Chau; Lu, Liang-Hung |
顯示項目 21-30 / 60 (共6頁) << < 1 2 3 4 5 6 > >> 每頁顯示[10|25|50]項目
|