|
English
|
正體中文
|
简体中文
|
总笔数 :0
|
|
造访人次 :
52979213
在线人数 :
766
教育部委托研究计画 计画执行:国立台湾大学图书馆
|
|
|
显示项目 314501-314510 / 2348848 (共234885页) << < 31446 31447 31448 31449 31450 31451 31452 31453 31454 31455 > >> 每页显示[10|25|50]项目
| 臺大學術典藏 |
2007-09 |
Design of dynamic voltage compensator for a grid -connected induction generator
|
YUAN-YIH HSU; Y. Y. Hsu; J. H. Liu; Q.t. Liang; J. W. Huang |
| 臺大學術典藏 |
2018-09-10T06:34:37Z |
Design of dynamic voltage regulator using fuzzy logic
|
C. M. Lin; K. A. Liu; Y. Y. Hsu; YUAN-YIH HSU |
| 國立成功大學 |
2003-09 |
Design of dynamic voltage restorer with disturbance-filtering enhancement
|
Huang, Chi-Jen; Huang, Shyh-Jier; Pai, Fu-Sheng |
| 國立交通大學 |
2014-12-08T15:46:57Z |
Design of dynamic-floating-gate technique for output ESD protection in deep-submicron CMOS technology
|
Chang, HH; Ker, MD; Wu, JC |
| 淡江大學 |
2006 |
Design of dynamically assignmentable TAM width for testing core-based SOCs
|
陳建勳; Chen, Chien-shiun |
| 淡江大學 |
2006-12-04 |
Design of Dynamically Assignmentable TAM Width for Testing Core-Based SOCs
|
Rau, Jiann-Chyi; Chen, Chien-Shiun; Wu, Po-Han |
| 國立交通大學 |
2014-12-12T02:10:02Z |
Design of easily testable multiplier for modulo (2□+1)
|
黃維宏; Huang, Wei-Hong; 沈文仁; Shen, Wen-Ren |
| 臺大學術典藏 |
1992 |
Design of Easily Testable VLSI Arrays for Discrete Cosine Transform
|
Lu, S. K.; Wu, C. W.; Kuo, Sy-Yen; Lu, S. K.; Wu, C. W.; 郭斯彥; Kuo, Sy-Yen |
| 國立臺灣大學 |
1992-10 |
Design of easily testable VLSI arrays for discrete cosine transform
|
Lu, Shyue-Kung; Wu, Cheng-Wen; Juo, Sy-yen |
| 國立臺灣大學 |
1992 |
Design of Easily Testable VLSI Arrays for Discrete Cosine Transform
|
Lu, S. K.; Wu, C. W.; 郭斯彥; Lu, S. K.; Wu, C. W.; Kuo, Sy-Yen |
显示项目 314501-314510 / 2348848 (共234885页) << < 31446 31447 31448 31449 31450 31451 31452 31453 31454 31455 > >> 每页显示[10|25|50]项目
|