|
English
|
正體中文
|
简体中文
|
總筆數 :2856565
|
|
造訪人次 :
53369331
線上人數 :
820
教育部委託研究計畫 計畫執行:國立臺灣大學圖書館
|
|
|
顯示項目 262261-262270 / 2348971 (共234898頁) << < 26222 26223 26224 26225 26226 26227 26228 26229 26230 26231 > >> 每頁顯示[10|25|50]項目
| 國立臺灣科技大學 |
2008 |
Clock Skew Based Node Identification in Wireless Sensor Networks
|
Ding-Jie Huang;Wei-Chung Teng;Chih-Yuan Wang;Hsuan-Yu Huang;Joseph M. Hellerstein |
| 中原大學 |
2003-12 |
Clock Skew Scheduling for Peak Current Minimization
|
Chang, Chia-Ming;Huang, Shih-Hsu;Nieh, Yow-Tyng |
| 國立交通大學 |
2014-12-16T06:14:31Z |
Clock switching circuit
|
Wu; Jian-Hua; Hwang; Wei |
| 國立交通大學 |
2014-12-16T06:16:05Z |
Clock switching circuit
|
Wu, Jian-Hua; Hwang, Wei |
| 國立交通大學 |
2017-04-21T06:49:49Z |
Clock Synchronization by Phase Difference in Timing Estimation
|
Chang, Wen-Thong |
| 國立交通大學 |
2018-08-21T05:57:01Z |
Clock Tree Aware Post-Global Placement Optimization
|
Su, Hong-Yan; Chiang, Po-Ting; Samanta, Radhamanjari; Li, Yih-Lang |
| 國立交通大學 |
2015-07-21T11:21:03Z |
Clock Tree Synthesis Considering Slew Effect on Supply Voltage Variation
|
Wang, Chun-Kai; Chang, Yeh-Chi; Chen, Hung-Ming; Chin, Ching-Yu |
| 國立中山大學 |
2006 |
Clock-and-data recovery design for LVDS transceiver used in LCD panels
|
C.C. Wang;C.L. Lee;C.Y. Hsiao;J.F. Huang |
| 國立中山大學 |
2006-11 |
Clock-and-data recovery design for LVDS transceiver used in LCD panels
|
C.C. Wang;C.L. Lee;C.Y. Hsiao;J.F. Huang |
| 臺大學術典藏 |
2021-09-02T00:09:07Z |
Clock-Aware Placement for Large-Scale Heterogeneous FPGAs
|
Chen J;Lin Z;Kuo Y.-C;Huang C.-C;Chang Y.-W;Chen S.-C;Chiang C.-H;Kuo S.-Y.; Chen J; Lin Z; Kuo Y.-C; Huang C.-C; Chang Y.-W; Chen S.-C; Chiang C.-H; Kuo S.-Y.; YAO-WEN CHANG |
顯示項目 262261-262270 / 2348971 (共234898頁) << < 26222 26223 26224 26225 26226 26227 26228 26229 26230 26231 > >> 每頁顯示[10|25|50]項目
|