|
English
|
正體中文
|
简体中文
|
總筆數 :2856565
|
|
造訪人次 :
53411108
線上人數 :
722
教育部委託研究計畫 計畫執行:國立臺灣大學圖書館
|
|
|
顯示項目 437081-437090 / 2348973 (共234898頁) << < 43704 43705 43706 43707 43708 43709 43710 43711 43712 43713 > >> 每頁顯示[10|25|50]項目
| 元智大學 |
Sep-17 |
FPGA Based Low Power Hardware Implementation for Quality Access Control of a Compressed Gray Scale Image
|
Himadri Mandal; Goutam Kr. Maity; Amit Phadikar; Tien-Lung Chiu |
| 國立中山大學 |
2007-08-13 |
FPGA Based之泛用型LCM測試系統研發
|
姚政良 |
| 國立交通大學 |
2017-04-21T06:49:26Z |
FPGA Control and Implementation of a Multiphase-Interleaved PWM Inverter for a Segmented PMSM
|
Hsu, Hsung-Hao; Tzou, Ying-Yu |
| 國立交通大學 |
2018-08-21T05:57:04Z |
FPGA Control of a Single-Phase T-Type NPC Grid Inverter for Low THD and Robust Performance
|
Kuo, Chin-Chang; Tzou, Ying-Yu |
| 國立交通大學 |
2019-04-02T06:04:22Z |
FPGA Control of a Three-Phase Three-Level T-Type NPC Grid-Connected Inverter with LCL Filter
|
Kuo, Chin-Chang; Tzou, Ying-Yu |
| 臺大學術典藏 |
2018-09-10T05:23:30Z |
FPGA global routing based on a new congestion metric
|
Chang, Yao-Wen;Wong, D.F.;Wong, C.K.; Chang, Yao-Wen; Wong, D.F.; Wong, C.K.; YAO-WEN CHANG |
| 臺大學術典藏 |
2020-06-16T06:31:23Z |
FPGA global routing based on a new congestion metric.
|
Chang, Yao-Wen;Wong, D. F.;Wong, C. K.; Chang, Yao-Wen; Wong, D. F.; Wong, C. K.; YAO-WEN CHANG |
| 國立臺灣科技大學 |
2020 |
FPGA implementation and design of a hybrid chaos-aes color image encryption algorithm
|
Yang, C.-H.;Chien, Y.-S. |
| 義守大學 |
1998 |
FPGA implementation for 2D discrete wavelet transform
|
King-Chu Hung; Yu-Jung Huang; Trieu-Kien Truong; Chia-Ming Wang; |
| 中華大學 |
2005 |
FPGA Implementation of 3-D Graphic Engine Using Double Rotation CORDIC Algorithm
|
宋志雲; Sung, Tze-Yun |
顯示項目 437081-437090 / 2348973 (共234898頁) << < 43704 43705 43706 43707 43708 43709 43710 43711 43712 43713 > >> 每頁顯示[10|25|50]項目
|